【五術堪輿學苑】

 找回密碼
 【立即註冊】
查看: 624|回復: 0
打印 上一主題 下一主題

【硬體術語大全】

[複製鏈接]
跳轉到指定樓層
作者
發表於 2012-10-10 01:51:58 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式

 【硬體術語大全

 

* CPU

 

3DNow!: (3D no waiting)AMD公司開發的SIMD指令集,可以增強浮點和多媒體運算的速度,它的指令數為21條。

 

ALU: (Arithmetic Logic Unit,算術邏輯單元)在處理器之中用於計算的那一部分,與其同級的有資料傳輸單元和分支單元。

 

BGA:(Ball Grid Array,球狀矩陣排列)一種晶片封裝形式,例:82443BX。

 

BHT: (branch prediction table,分支預測表)處理器用於決定分支行動方向的數值表。

 

BPU:(Branch Processing Unit,分支處理單元)CPU中用來做分支處理的那一個區域。

 

Brach Pediction: (分支預測)從P5時代開始的一種先進的資料處理方法,由CPU來判斷程序分支的進行方向,能夠更快運算速度。

 

CMOS: (Complementary Metal Oxide Semiconductor,互補金屬氧化物半導體)它是一類特殊的晶片,最常見的用途是主機板的BIOS(Basic Input/Output System,基本輸入/輸出系統)。

 

CISC: (Complex Instruction Set Computing,複雜指令集電腦)相對於RISC而言,它的指令位數較長,所以稱為複雜指令。如:x86指令長度為87位。

 

COB: (快取 on board,板上集成緩衝)在處理器卡上集成的緩衝,通常指的是二級緩衝,例:奔騰II

 

COD: (快取 on Die,晶片內集成緩衝)在處理器晶片內部集成的緩衝,通常指的是二級緩衝,例:PGA賽揚370

 

CPGA: (Ceramic Pin Grid Array,陶瓷針型柵格陣列)一種晶片封裝形式。

 

CPU: (Center Processing Unit,中央處理器)電腦系統的大腦,用於控制和管理整個機器的運作,並執行計算任務。

 

Data Forwarding: (資料前送)CPU在一個時鐘週期內,把一個單元的輸出值內容拷貝到另一個單元的輸入值中。

 

Decode: (指令解碼)由於X86指令的長度不一致,必須用一個單元進行「翻譯」,真正的內核按翻譯後要求來工作。

 
EC: (Embedded Controller,嵌入式控制器)在一組特定系統中,新增到固定位置,完成一定任務的控制裝置就稱為嵌入式控制器。

 

Embedded Chips: (嵌入式)一種特殊用途的CPU,通常放在非電腦系統,如:家用電器。

 

EPIC: (explicitly parallel instruction code,並行指令程式碼)英特爾的64位晶片架構,本身不能執行x86指令,但能通過譯碼器來相容舊有的x86指令,只是運算速度比真正的32位晶片有所下降。

 

FADD: (Floationg Point Addition,浮點加)FCPGA(Flip Chip Pin Grid Array,反轉晶片針腳柵格陣列)一種晶片封裝形式,例:奔騰III 370。

 

FDIV: (Floationg Point Divide,浮點除)FEMMS(Fast Entry/Exit Multimedia State,快速進入/退出多媒體狀態)  

 

在多能奔騰之中,MMX和浮點單元是不能同時執行的。

 

新的晶片加快了兩者之間的切換,這就是FEMMS。

 

 

FFT: (fast Fourier transform,快速熱歐姆轉換)一種複雜的算法,可以測試CPU的浮點能力。

 

FID: (FID:Frequency identify,頻率鑒別號碼)奔騰III通過ID號來檢查CPU頻率的方法,能夠有效防止Remark。

 

FIFO: (First Input First Output,先入先出貯列)這是一種傳統的按序執行方法,先進入的指令先完成並引退,跟著才執行第二條指令。

 

FLOP: (Floating Point Operations Per Second,浮點操作/秒)計算CPU浮點能力的一個服務機構。

 

FMUL: (Floationg Point Multiplication,浮點乘)

 

FPU: (Float Point Unit,浮點運算單元)FPU是專用於浮點運算的處理器,以前的FPU是一種單獨晶片,在486之後,英特爾把FPU與集成在CPU之內。

 

FSUB: (Floationg Point Subtraction,浮點減)

 

HL-PBGA: (表面黏著、高耐熱、輕薄型塑膠球狀矩陣封裝)一種晶片封裝形式。

 

IA: (Intel Architecture,英特爾架構)英特爾公司開發的x86晶片結構。

 

ID: (identify,鑒別號碼)用於判斷不同晶片的識別程式碼。

 

IMM: (Intel Mobile Module,英特爾移動模組)英特爾開發用於筆記型電腦的處理器模組,集成了CPU和其它控制設備。

 

Instructions 快取:(指令緩衝)由於系統主記憶體的速度較慢,當CPU讀取指令的時候,會導致CPU停下來等待記憶體傳輸的情況。

 

指令緩衝就是在主記憶體與CPU之間增加一個快速的存儲區域,即使CPU未要求到指令,主記憶體也會自動把指令預先送到指令緩衝,當CPU要求到指令時,可以直接從指令緩衝中讀出,無須再存取主記憶體,減少了CPU的等待時間。

 

Instruction Coloring: (指令分類)一種製造預測執行指令的技術,一旦預測判斷被相應的指令決定以後,處理器就會相同的指令處理同類的判斷。

 

Instruction Issue: (指令發送)它是第一個CPU管道,用於接收記憶體送到的指令,並把它發到執行單元。IPC(Instructions Per Clock Cycle,指令/時鐘週期)表示在一個時鐘週期用可以完成的指令數目。

 

KNI: (Katmai New Instructions,Katmai新指令集,即SSE) Latency(潛伏期)從字面上瞭解其含義是比較困難的,實際上,它表示完全執行一個指令所需的時鐘週期,潛伏期越少越好。

 

嚴格來說,潛伏期包括一個指令從接收到發送的全程序。

 

現今的大多數x86指令都需要約5個時鐘週期,但這些週期之中有部分是與其它指令交迭在一鸕模ú⑿寫輭恚。

評分

參與人數 1龍幣 +1 收起 理由
左輔 感謝發表文章。

查看全部評分

【自由發言誠可貴、言辭水準需更高、若有污衊髒言顯、術龍五術堪輿學苑、不歡迎的喲!】
回復

使用道具 舉報

QQ|【google翻譯】|【手機版】|【Archiver】|【五術堪輿學苑】 ( 皖ICP備11003170號 )

GMT+8, 2024-11-17 07:20 , Processed in 0.203125 second(s), 16 queries , Gzip On.

Powered by Discuz! X3.1

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表